ДОЛЖНОСТНАЯ ИНСТРУКЦИЯ

главного конструктора


1. Общие положения


1.1. Настоящая должностная инструкция определяет функциональные, должностные обязанности, права и ответственность главного конструктора подразделения «Топологические технологии» (далее - Главный конструктор) Фонд инфраструктурных и образовательных программ (РОСНАНО) (далее Учреждение).

1.2. На должность главного конструктора назначается лицо, удовлетворяющее следующим требованиям к образованию и обучению:

  • Рекомендуется дополнительное профессиональное образование - программы повышения квалификации;
  • Высшее образование - магистратура;
  • с опытом практической работы:

  • Не менее пяти лет;
  • Особые условия допуска к работе главного конструктора :

  • Прохождение обязательных предварительных (при поступлении на работу) и периодических медицинских осмотров (обследований), а также внеочередных медицинских осмотров (обследований) в установленном законодательством порядке, обучение правилам охраны труда;
  • 1.3. Главный конструктор должен знать:

  • Маршрут топологического проектирования и верификации аналоговых блоков;
  • Методики экстракции паразитных элементов;
  • Технический английский язык;
  • Особенности проектирования топологии аналоговых устройств;
  • Технический английский язык;
  • Маршрут проектирования;
  • САПР аналогового проектирования и моделирования;
  • Математический анализ;
  • Полупроводниковая схемотехника;
  • Аналоговая схемотехника;
  • Технический английский язык;
  • Полупроводниковая схемотехника;
  • Математический анализ;
  • САПР аналогового проектирования и моделирования;
  • Особенности проектирования топологии аналоговых устройств;
  • Маршрут проектирования;
  • Аналоговая схемотехника;
  • Маршрут проектирования;
  • Полупроводниковая схемотехника;
  • Математический анализ;
  • Технический английский язык;
  • Аналоговая схемотехника;
  • САПР аналогового проектирования и моделирования;
  • Полупроводниковая схемотехника;
  • Маршрут проектирования;
  • Технический английский язык;
  • Аналоговая схемотехника;
  • Математический анализ;
  • САПР аналогового проектирования и моделирования;
  • Маршрут проектирования ИС и СнК;
  • Технический английский язык;
  • Особенности проектирования схем смешанного сигнала;
  • Технический английский язык;
  • Языки поведенческого описания (Verilog-A(AMS), VHDL, Mathlab);
  • Методики аналогового моделирования;
  • Методики верификации аналоговой части СнК;
  • Аналоговая схемотехника;
  • Принципы построения и функционирования аналоговых устройств;
  • Математический анализ;
  • 1.4. Главный конструктор должен уметь:

  • Проводить моделирование аналоговых блоков средствами САПР;
  • Пользоваться программными средствами топологического моделирования и проектирования;
  • Проводить моделирование аналоговых блоков средствами САПР;
  • Пользоваться программными средствами топологического моделирования и проектирования;
  • Пользоваться программными средствами топологического проектирования и моделирования.;
  • Разрабатывать аналоговые блоки;
  • Пользоваться методикой аналогового топологического моделирования;
  • Разрабатывать аналоговые блоки;
  • Проводить моделирование аналоговых блоков средствами САПР;
  • Проводить моделирование аналоговых блоков средствами САПР;
  • Разрабатывать аналоговые блоки;
  • Пользоваться методикой и маршрутом верификации поведенческой модели;
  • Владеть инструментарием САПР;
  • Определять моделируемые характеристики аналоговых блоков;
  • Сопоставлять требования ТЗ с уровнем детализации модели блоков;
  • Составлять сопроводительно-нормативную документацию по установленному образцу;
  • Владеть инструментарием САПР;
  • Владеть высокоуровневыми языками описания Verilog-A(AMS), VHDL, Mathlab;
  • Аргументированно обосновывать необходимость разбиения аналоговой части проекта на блоки (согласно ТЗ или текущей необходимости);
  • Правильно оценивать возможности средства описания моделей и сопоставлять их с уровнем модели и спецификацией;
  • Владеть методикой аналогового моделирования средствами САПР;
  • Составлять спецификации аналоговых блоков;
  • Владеть средствами аналогового прототипирования высокого уровня;
  • Разрабатывать спецификацию аналоговых блоков;
  • Проектировать схемы аналогового и смешанного сигналов;
  • 1.5. Главный конструктор назначается на должность и освобождается от должности приказом генерального директора Учреждения в соответствии с действующим законодательством Российской Федерации.

    1.6. Главный конструктор подчиняется генеральному директору Учреждения и начальнику подразделения «Топологические технологии»


    2. Трудовые функции


  • 2.1. Интеграция топологического представления аналоговой части в состав топологии всей системы в целом.
  • 2.2. Выполнение верификации и моделирование топологического представления аналоговых блоков и аналоговой части в целом.
  • 2.3. Разработка топологических представлений отдельных аналоговых блоков и аналоговой части в целом.
  • 2.4. Моделирование и анализ результатов моделирования отдельных аналоговых блоков и аналоговой части в целом.
  • 2.5. Разработка схемотехнических описаний блоков аналоговой части.
  • 2.6. Осуществление верификации поведенческой модели в составе всей СнК.
  • 2.7. Проектировка поведенческой модели аналоговой части проекта для моделирования в составе всей системы в целом.
  • 2.8. Проведение анализа технического задания на аналоговую часть, разработка архитектуры аналоговой подсистемы.

  • 3. Должностные обязанности


  • 3.1. Построение списка соединений с учетом экстрагированных паразитных компонентов всей системы в формате SPICE.
  • 3.2. Экстракция паразитных параметров кристалла.
  • 3.3. Физическая и электрическая верификация топологии кристалла средствами САПР.
  • 3.4. Принятие решения о коррекции топологических или схемотехнических представлений отдельных блоков или планировки всего кристалла.
  • 3.5. Построение списка соединений с учетом экстрагированных паразитных компонентов в формате SPICE.
  • 3.6. Физическая и электрическая верификация топологических представлений блоков средствами САПР.
  • 3.7. Принятие решения о коррекции топологических или схемотехнических представлений аналоговых блоков.
  • 3.8. Экстракция паразитных параметров требуемого уровня детализации.
  • 3.9. Моделирование и анализ результатов моделирования списка цепей, содержащего паразитные элементы отдельных блоков и аналоговой подсистемы системы в целом.
  • 3.10. Разработка топологических чертежей отдельных аналоговых блоков в автоматизированном режиме.
  • 3.11. Разработка набора ограничений на конфигурации топологических представлений аналоговых субблоков.
  • 3.12. Разработка топологических чертежей отдельных аналоговых блоков в ручном режиме.
  • 3.13. Разработка топологического чертежа аналоговой части в целом.
  • 3.14. Статистический анализ и «анализ по углам» для определения правильности функционирования схемы при разбросе технологических параметров при изготовлении.
  • 3.15. Временной анализ, анализ по постоянному и по переменному току, анализ шумов, анализ в температурном диапазоне, спектральный анализ.
  • 3.16. Анализ корректности разработанной электрической схемы субблока.
  • 3.17. Моделирование и верификация всей аналоговой подсистемы в целом.
  • 3.18. Подготовка к схемотехническому моделированию субблоков.
  • 3.19. Построение иерархической структуры из данных субблоков, представляющей всю аналоговую подсистему в целом.
  • 3.20. Разбиение аналоговых блоков на функциональные субблоки небольшого размера.
  • 3.21. Графический схемный ввод элементов блоков с использованием стандартных библиотек элементов и библиотек из состава используемой технологической платформы.
  • 3.22. Разработка и описание тестовых окружений для аналоговых субблоков.
  • 3.23. Разработка схемотехнических решений функциональных субблоков, создание символьных представлений.
  • 3.24. На основе графической электрической схемы построение списка соединений в формате SPICE.
  • 3.25. Цифро-аналоговое (смешанное) моделирование с использованием поведенческих моделей аналоговых и цифровых подсистем.
  • 3.26. Выбор методики верификации поведенческой модели в составе СнК, определение набора средств моделирования и верификации.
  • 3.27. При необходимости корректировка архитектуры, состава или поведенческой модели аналоговой части СнК.
  • 3.28. Оценка правильности выбора архитектуры аналоговой части СнК и проверка корректности поведенческой модели аналоговой.
  • 3.29. Составление спецификации.
  • 3.30. Разработка высокоуровневой поведенческой модели блоков аналоговой части СнК.
  • 3.31. Определение набора входных и выходных переменных каждого отдельного блока аналоговой части СнК.
  • 3.32. Разработка комплекта сопроводительной документации и рекомендаций по интеграции моделей аналоговых блоков в прототип СнК.
  • 3.33. Установление необходимой степени детализации моделей блоков аналоговой части систем на кристалле.
  • 3.34. Моделирование, отладка и верификация блоков аналоговой части СнК.
  • 3.35. Выбор средства описания поведенческой модели.
  • 3.36. Определение набора и состава блоков аналоговой части СнК.
  • 3.37. Определение необходимого быстродействия, пределов потребляемой мощности, площади и других специальных параметров блоков.
  • 3.38. Определение окончательной архитектуры аналоговой части системы на кристалле.
  • 3.39. Анализ аналогичных готовых решений и определение общего состава блоков аналоговой части СнК.
  • 3.40. Разработка спецификации блоков аналоговой подсистемы.
  • 3.41. Определение необходимых уровней питающих, входных и выходных напряжений.

  • Изменить трудовые функции


    4. Права


    Главный конструктор имеет право:

    4.1. Запрашивать и получать необходимую информацию, а так же материалы и документы, относящиеся к вопросам деятельности главного конструктора .

    4.2. Повышать квалификацию, проходить переподготовку (переквалификацию).

    4.3. Вступать во взаимоотношения с подразделениями сторонних учреждений и организаций для решения вопросов, входящих в компетенцию главного конструктора .

    4.4. Принимать участие в обсуждении вопросов, входящих в его функциональные обязанности.

    4.5. Вносить предложения и замечания по вопросам улучшения деятельности на порученном участке работы.

    4.6. Обращаться в соответствующие органы местного самоуправления или в суд для разрешения споров, возникающих при исполнении функциональных обязанностей.

    4.7. Пользоваться информационными материалами и нормативно-правовыми документами, необходимыми для исполнения своих должностных обязанностей.

    4.8. Проходить в установленном порядке аттестацию.


    5. Ответственность


    Главный конструктор несет ответственность за:

    5.1. Неисполнение (ненадлежащее исполнение) своих функциональных обязанностей.

    5.2. Невыполнение распоряжений и поручений генерального директора Учреждения.

    5.3. Недостоверную информацию о состоянии выполнения порученных заданий и поручений, нарушении сроков их исполнения.

    5.4. Нарушение правил внутреннего трудового распорядка, правила противопожарной безопасности и техники безопасности, установленных в Учреждении.

    5.5. Причинение материального ущерба в пределах, установленных действующим законодательством Российской Федерации.

    5.6. Разглашение сведений, ставших известными в связи с исполнением должностных обязанностей.

    За вышеперечисленные нарушения главный конструктор может быть привлечен в соответствии с действующим законодательством в зависимости от тяжести проступка к дисциплинарной, материальной, административной, гражданской и уголовной ответственности.


    Настоящая должностная инструкция разработана в соответствии с положениями (требованиями) Трудового кодекса Российской Федерации от 30.12.2001 г. № 197 ФЗ (ТК РФ) (с изменениями и дополнениями), профессионального стандарта «Инженер в области проектирования и сопровождения интегральных схем и систем на кристалле» утвержденного приказом Министерства труда и социальной защиты Российской Федерации от 11 апреля 2014 г. № 241н и иных нормативно–правовых актов, регулирующих трудовые отношения.


    Поделиться должностной инструкцией в соцсетях: